bd粉丝网

英特尔将更多计算能力整合到芯片中的方法之在三维空间中增加芯片堆叠或小芯片

来源:C114通信网   阅读量:8141   

最近几天,英特尔研究团队公布最新研究论文,展示了一种堆叠晶体管的方法,能够使单位面积芯片上晶体管数量增加30%—50%公司表示,未来十年将继续加速芯片微缩的速度

英特尔将更多计算能力整合到芯片中的方法之在三维空间中增加芯片堆叠或小芯片

据路透社报道,英特尔正努力在生产最小,速度最快的芯片方面夺回领头羊之位,虽然CEO基辛格已经制定了2025年重新夺回领先地位的计划,但公司研究团队在旧金山举行的一次国际会议上公布的工作进展,让人们看到了英特尔在2025年后的竞争计划。

根据消息显示,英特尔将更多计算能力整合到芯片中的方法之一是在三维空间中增加芯片堆叠或小芯片除了提高晶体管密度外,研究团队展示的另一技术,可以让堆叠的芯片之间的连接数量增加10倍,这意味着更复杂的芯片可以堆叠在一起

尽管英特尔在英国退出欧盟之前没有对选址做出任何明确的决定,但报道援引盖尔辛格的话说:我不知道我们是否会有一个来自英国的高级网站,但我们有大约70个来自10个不同国家的网站选择建议。我们希望,在今年年底之前,我们能够就地点和欧洲联盟的支持达成协议。